

Str. Polithenicii 1 500024 – Brașov tel.: (+40) 268.474.718 | fax: (+40) 268.474.718 f-iesc@unitbv.ro | www.unitbv.ro/fiesc

## Limbaje de descriere hardware

## 4.Circuit pipeline pentru sortarea datelor

Student:Chelemen Antonia Specializare:Calculatoare An de studiu:3

Grupa:4LF791

Cadru Didactic: Dan Nicula

## 1. Enuntul temei

Circuitul primeste pe o interfata cu protocol valid-ready un set de 8 date care reprezinta numere pozitive. Circuitul sorteaza cele 8 numere în ordinecrescatoare si le transmite pe o alt interfata, cu acelasi protocol valid-ready (cel mai mare numar pe partea cea mai semnificativa a bus-ului de iesire). Numarul de bitsi de date este parametrizabil (DATA\_WIDTH), astfel încât numerele pozitive sunt înintervalul [0 . . . 2 \*DATA\_WIDTH - 1]. Sortarea celor 8 numere se va face în pipe-line cu un algoritm cât mai eficient, ales de proiectant. În conditiile în care modulele exterioare sunt disponibile tot timpul (client\_rdy=1 sisort\_rdy=1), iar datele de intrare se primesc continuu (client\_val=1) atunci datele de iesire se livreaza în mod continuu (sort\_val=1), cu o întârziere egala cu numarul de nivele de pipeline din acest modul.

Simbolul circuitului care sorteaza numerele cu o procesare pipeline este prezentat în figura A.4.



Figura A.4 Simbolul circuitului pentru sortarea numerelor, implementare pipeline.

Interfața circuitului care sortează numerele este prezentată în tabele următoare.

| Nume<br>parametru | Valoare<br>implicită | Domeniu de val-<br>ori | Descriere           |  |
|-------------------|----------------------|------------------------|---------------------|--|
| DATA WIDTH        | 8                    | >1                     | Dimensiunea datelor |  |

| Nume port   | Direcție | Dimensiune      | Descriere                                         |
|-------------|----------|-----------------|---------------------------------------------------|
| 17          |          | Cea             | ns/reset                                          |
| clk         | IN       | 1               | Semnal de ceas                                    |
| rst_n       | IN       | 1               | Semnal asincron de reset, activ 0                 |
|             |          | Int er f        | ată client                                        |
| client_val  | IN       | 1               | Valid din partea clientului                       |
| client_rdy  | OUT      | 1               | Ready pentru client                               |
| client_data | IN       | 8 * DATA_WIDTH  | Date de la client, interpretate ca 8 date de câte |
|             |          |                 | DATA_WIDTH biţi.                                  |
|             |          | Interfață livra | re numere sortate                                 |
| sort_val    | OUT      | 1               | Date valide livrate                               |
| sort_rdy    | IN       | 1               | Modulul receptor este pregătit să accepte date    |
| sort_data   | OUT      | 8 * DATA_WIDTH  | Date reprezentând cele 8 numere sortate.          |

2. Reprezentarile grafice ale unitatilor de proiectare descries. (una corespunzatoare circuitului testat (DUT) si una corespunzatoare generatorului de vectori de test).



CS Scanned with CamScanner

3. Desenul reprezentativ pentru functionarea unui Circuit pipeline pentru sortarea datelor.

